Android Centrala

Što je RISC-V i što znači za Android i Wear OS?

protection click fraud

Qualcomm je objavio da surađuje s Googleom na razvoju prilagođene platforme Wear OS koristeći RISC-V ISA. Već smo znali da Qualcomm ulaže velika sredstva u unaprjeđenje upotrebe RISC-V s formiranjem USTATI početkom 2023. Qualcomm je čak pokrenuo novu tvrtku s Boschom, Infineonom, Nordic Semiconductorom i NXP-om kako bi povećao dostupnost komercijalnih proizvoda koristeći RISC-V ISA. Zajednički rad najvećih igrača u industriji znači buduće generacije uređaja htjeti temeljiti na ovoj platformi.

Ali što je RISC-V? Što je zapravo ISA? Što išta od ovoga znači za ljude koji koriste Android i Wear OS, poput vas i mene? Spoiler: to je stvarno super stvar.

Što je RISC-V?

RISC-V procesor
(Slika: Siemens)

RISC-V je ISA (Instruction Set Architecture) otvorenog koda koji se koristi za razvoj prilagođenih procesora. Temelji se na računalnoj arhitekturi RISC (Reduced Instruction Set Computing) i pruža se pod licencom otvorenog izvornog koda bez naknade RISC-V International, švicarska neprofitna organizacija.

The RISC ISA koristi koncept da svaka instrukcija dana procesoru treba obavljati samo jednu funkciju. Da biste učinili više, jednostavno pošaljite dodatne upute. Držanjem uputa koje se izvode lokalno na procesoru, poput matematike, odvojenih od uputa koje koriste drugim dijelovima računala, vrijeme potrebno za obavljanje zadatka je lako predvidjeti, kao i ukupni dizajn pojednostavljeno. U usporedbi s CISC (Complex Instruction Set Computer) dizajnom poput

RUKA, platforma koja se koristi u stvarima poput vašeg telefona ili vašeg pametni sat, RISC procesor treba više pojedinačnih instrukcija, ali svaka se izvodi vrlo brzo.

RISC procesor zahtijeva više pojedinačnih instrukcija nego ARM procesor, ali one se izvode brže i učinkovitije.

To je puno akronima i kompliciran pregled nečega što je zapravo jednostavna ideja: raditi male stvari jedna po jedna vrlo brzo mogu biti učinkovitije od obavljanja jedne komplicirane stvari ponekad. Oba daju isti rezultat što se tiče korisnika, tako da je fokus na učinkovitosti.

I RISC-V računalstvo i ISA-ovi temeljeni na CISC-u, poput ARM-a, imaju prednosti i slabosti. ARM je vrlo učinkovit, visoko skalabilan i ima zreo, stabilan ekosustav. Trenutačno je to idealna platforma za male ugrađene uređaje, zbog čega ih postoje stotine milijardi. To bi se moglo promijeniti u bliskoj budućnosti zbog stvari koje RISC-V čine izvrsnim.

Što čini RISC-V važnim za vas?

Statistika baterije na Motorola Edge+ (2023)
(Slika: Nicholas Sutrich / Android Central)

Postoji nekoliko razloga zašto su tvrtke poput Qualcomma, Googlea, NVIDIA-e i drugih zainteresirane za RISC-V, ali postoje dva stvarno važna: njegova otvorenost i njegova modularnost.

RISC-V je dostupan pod popustljivim uvjetima i bez naknade licenciranje otvorenog koda. To znači da ga tvrtke slobodno mogu preuzeti, modificirati kako bi bolje odgovarao određenoj potrebi i izraditi uređaje koristeći te dizajne. Sljedeća tvrtka može ih referencirati kako bi bila još bolja. Korporacije čak mogu surađivati ​​bez čekanja da tvrtka poput Arma ili Intela razvije "sljedeću generaciju" dizajna procesorske jezgre. U idealnom slučaju, priroda otvorenog koda RISC-V potaknut će suradnju i inovacije.

RISC-V je također stvarno modularan. The baza ISA može napajati sve, od jednostavnog jednonamjenskog kontrolera do potpunog glavnog superračunala korištenjem proširenja. To znači da je softver visoke razine poput operativnog sustava lakše razviti i održavati jer bez obzira koja tvrtka razvija RISC-V procesor, kod je isti.

Kad sve to spojite, stvari postaju jako zanimljive. Tvrtka može razviti prilagođeni procesor dizajniran za specifične zadatke koji su prilagođeni ciljanom skupu aplikacija za krajnju upotrebu. Optimizirani PPA (snaga, izvedba i područje) izgrađen na platformi na kojoj se svaka značajka može ručno odabrati biti mnogo fleksibilniji od korištenja cijelog skupa značajki, a to znači bolju izvedbu koristeći manje vlast.

Arm Cortex-X3
(Kredit za sliku: Arm Holdings)

Jednostavno rečeno, razvoj RISC-V znači da će vaš pametni sat - i na kraju vaš telefon - biti brži i zapravo imati bolji vijek trajanja baterije nakon što se riješe sve nedoumice. Pisao sam o tome kako Tensor G3 je tako sjajan zbog prilagođenog dizajna hardvera i softvera prilagođenog Googleovom AI kodu. Uzmite tu ideju i proširite je na cijeli čip, dizajniran da bude stvarno dobar u Wear OS stvarima ili Android telefon stvari.

Još nismo tamo, a velika je uzbrdica za penjanje. ARM dizajni se danas koriste jer su tako dobri tamo gdje je to važno. RISC-V dizajni možda nikada neće sustići. Ako to učine, konačno možemo očekivati ​​uređaj koji je jednako dobar kao što tvrtka koja ga prodaje tvrdi kada su u pitanju performanse i učinkovitost.

instagram story viewer